Processing

Please wait...

Settings

Settings

Goto Application

1. WO2022160166 - SHIFT REGISTER UNIT, DRIVE METHOD, DRIVE CIRCUIT AND DISPLAY APPARATUS

Publication Number WO/2022/160166
Publication Date 04.08.2022
International Application No. PCT/CN2021/074101
International Filing Date 28.01.2021
IPC
G09G 3/20 2006.1
GPHYSICS
09EDUCATING; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
3Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
20for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix
Applicants
  • 京东方科技集团股份有限公司 BOE TECHNOLOGY GROUP CO., LTD. [CN]/[CN]
  • 成都京东方光电科技有限公司 CHENGDU BOE OPTOELECTRONICS TECHNOLOGY CO., LTD. [CN]/[CN]
Inventors
  • 青海刚 QING, Haigang
Agents
  • 北京银龙知识产权代理有限公司 DRAGON INTELLECTUAL PROPERTY LAW FIRM
Priority Data
Publication Language Chinese (zh)
Filing Language Chinese (ZH)
Designated States
Title
(EN) SHIFT REGISTER UNIT, DRIVE METHOD, DRIVE CIRCUIT AND DISPLAY APPARATUS
(FR) UNITÉ DE REGISTRE À DÉCALAGE, PROCÉDÉ D'ATTAQUE, CIRCUIT D'ATTAQUE ET APPAREIL D'AFFICHAGE
(ZH) 移位寄存器单元、驱动方法、驱动电路和显示装置
Abstract
(EN) Provided are a shift register unit, a drive method, a drive circuit and a display apparatus. A shift register unit, comprising a first node control circuit (11), a second node control circuit (12), an output node control circuit (13), an output circuit (14), a holding circuit (15) and an electric potential control circuit (16), wherein the first node control circuit (11) controls the electric potential of a first node (n1), the second node control circuit (12) controls the electric potential of a second node (n2), and the output node control circuit (13) controls the electric potential of an output node (n5); controlled by the electric potential of the output node (n5), the output circuit (14) controls communication between an output end (E1) and a first voltage end (V1); the electric potential control circuit (16) controls the electric potential of a control end of the holding circuit (15) according to a second clock signal; and controlled by the electric potential of the control end, the holding circuit (15) controls communication between the output end (E1) and a second voltage end (V2). A shift register unit which outputs a high-level pulse can be constructed by means of a p-type transistor.
(FR) L'invention concerne une unité de registre à décalage, un procédé d'attaque, un circuit d'attaque et un appareil d'affichage. Une unité de registre à décalage comprend un circuit de commande de premier nœud (11), un circuit de commande de second nœud (12), un circuit de commande de nœud de sortie (13), un circuit de sortie (14), un circuit de maintien (15) et un circuit de commande de potentiel électrique (16). Le circuit de commande de premier nœud (11) commande le potentiel électrique d'un premier nœud (n1), le circuit de commande de second nœud (12) commande le potentiel électrique d'un second nœud (n2), et le circuit de commande de nœud de sortie (13) commande le potentiel électrique d'un nœud de sortie (n5) ; sous la commande du potentiel électrique du nœud de sortie (n5), le circuit de sortie (14) commande la communication entre une extrémité de sortie (E1) et une première extrémité de tension (V1) ; le circuit de commande de potentiel électrique (16) commande le potentiel électrique d'une extrémité de commande du circuit de maintien (15) en fonction d'un second signal d'horloge ; et sous la commande du potentiel électrique de l'extrémité de commande, le circuit de maintien (15) commande la communication entre l'extrémité de sortie (E1) et une seconde extrémité de tension (V2). Une unité de registre à décalage qui produit une impulsion de haut niveau peut être construite au moyen d'un transistor de type p.
(ZH) 提供了一种移位寄存器单元、驱动方法、驱动电路和显示装置。移位寄存器单元,包括第一节点控制电路(11)、第二节点控制电路(12)、输出节点控制电路(13)、输出电路(14)、保持电路(15)和电位控制电路(16);第一节点控制电路(11)控制第一节点(n1)的电位,第二节点控制电路(12)控制第二节点(n2)的电位,输出节点控制电路(13)控制输出节点(n5)的电位;输出电路(14)在输出节点(n5)的电位的控制下,控制输出端(E1)与第一电压端(V1)之间连通;电位控制电路(16)根据第二时钟信号控制保持电路(15)的控制端的电位;保持电路(15)在控制端的电位的控制下,控制输出端(E1)与第二电压端(V2)之间连通。能通过p型晶体管来构建输出高电平脉冲的移位寄存单元。
Latest bibliographic data on file with the International Bureau